欧美中文在线视频,天天干天天射天天插,久久视频这里只精品3国产,久久电影精品久久99久久

TDA2030功放電路圖 電動車充電器電路圖 電子電路 功放電路 電子制作 集成塊資料 電子報 pcb 變壓器 元器件知識 逆變器電路圖 電路圖 開關(guān)電源電路圖 傳感器技術(shù) led 電磁兼容
電子電路圖
當前位置: 首頁 > 電子電路 > 其他文章

消除與漏極開關(guān)有關(guān)的電路

時間:2020-05-29 11:08:01來源:網(wǎng)絡 作者:電子愛好者 點擊:
能否在 200 ns 內(nèi)開啟或關(guān)閉RF源? 在脈沖雷達應用中,從發(fā)射到接收操作的過渡期間需要快速開啟/關(guān)閉高功率放大器 (HPA)。典型的轉(zhuǎn)換時間目標可能小于1 μs。傳統(tǒng)上,這

能否在 200 ns 內(nèi)開啟或關(guān)閉RF源?   

在脈沖雷達應用中,從發(fā)射到接收操作的過渡期間需要快速開啟/關(guān)閉高功率放大器 (HPA)。典型的轉(zhuǎn)換時間目標可能小于1 μs。傳統(tǒng)上,這是通過漏極控制來實現(xiàn)的。漏極控制需要在28 V至50 V的電壓下切換大電流。已知開關(guān)功率技術(shù)可以勝任這一任務,但會涉及額外的物理尺寸和電路問題。在現(xiàn)代相控陣天線開發(fā)中,雖然要求盡可能低的SWaP(尺寸重量和功耗),但希望消除與HPA漏極開關(guān)相關(guān)的復雜問題。

本文將提出一種獨特但簡單的柵極脈沖驅(qū)動電路,為快速開關(guān)HPA提供了另一種方法,同時消除了與漏極開關(guān)有關(guān)的電路。實測切換時間小于200 ns,相對于 1 μs 的目標還有一些裕量。其他特性包括:解決器件間差異的偏置編程能力,保護HPA免受柵極電壓增加影響的柵極箝位,以及用于優(yōu)化脈沖上升時間的過沖補償。

典型漏極脈沖配置

通過漏極控制開關(guān)HPA的典型配置如圖1所示。一個串聯(lián)FET開啟輸入HPA的高電壓。控制電路需要將邏輯電平脈沖轉(zhuǎn)換為更高電壓以使串聯(lián)FET導通。

圖1. 傳統(tǒng)HPA脈沖漏極配置

此配置的難點包括:

✦ 大電流的切換要求從大容量電容到HPA漏極引腳的路徑是一條低電感路徑。

✦ 關(guān)閉時,漏極電容保有電荷,需要額外的放電路徑。這是通過額外的FET Q2來實現(xiàn)的,對控制電路的約束隨之增加:Q1和Q2絕不能同時使能。

✦ 很多情況下,串聯(lián)FET是N溝道器件。這要求控制電路產(chǎn)生一個高于HPA漏極電壓的電壓才能開啟。

控制電路的設計方法已是眾所周知且行之有效。然而,相控陣系統(tǒng)不斷期望集成封裝并降低SWaP,因此希望消除上述難點。實際上,人們的愿望是完全消除漏極控制電路。

推薦柵極脈沖電路

柵極驅(qū)動電路的目標是將邏輯電平信號轉(zhuǎn)換成合適的GaN HPA柵極控制信號。需要一個負電壓來設置適當?shù)钠秒娏鳎约耙粋更大的負電壓來關(guān)閉器件。因此,電路應接受正邏輯電平輸入并轉(zhuǎn)換為兩個負電壓之間的脈沖。電路還需要克服柵極電容影響,提供急速上升時間,過沖應極小或沒有。

對柵極偏置設置的擔憂是,偏置電壓的小幅增加可能導致HPA電流的顯著增加。這就增加了一個目標,即柵極控制電路應非常穩(wěn)定,并有一個箝位器來防止受損。另一個問題是,設置所需漏極電流時,不同器件的最佳偏置電壓有差異。這種差異使得人們更希望有系統(tǒng)內(nèi)可編程柵極偏置特性。

圖2所示電路達成了所述的全部目標。運算放大器U1使用反相單負電源配置。利用一個精密DAC設置運算放大器基準電壓,以實現(xiàn)V+引腳上的增益。當邏輯輸入為高電平時,運算放大器箝位到負供電軌。當輸入為低電平時,運算放大器輸出接近一個小的負值,該值由電阻值和DAC設置決定。反相配置是故意選擇的,目的是當邏輯輸入為低電平或接地時開啟HPA,因為邏輯低電平的電壓差異小于邏輯高電平。采用軌到軌運算放大器,它具有較大壓擺率和足夠的輸出電流驅(qū)動能力,適合該應用。

圖2. 推薦HPA柵極驅(qū)動電路

元件值選擇如下:

◆ R1和R2設置運放增益。

◆ DAC設置連同R3和R4決定運算放大器V+引腳的基準電壓。C1和R3針對低通濾波器噪聲而選擇。

◆ R5和R6用于實現(xiàn)重要的箝位功能。這是因為運放的VCC引腳以地為基準,所以這是運放輸出的最大值。R5和R6為–5 V電源提供一個電阻分壓器。

◆ R5的不利影響是由于柵極電容,它會減慢脈沖響應。這要通過增加C3來補償,以實現(xiàn)陡峭的脈沖。

◆ C2的值較小,用以限制運放輸出脈沖上升沿的過沖。

實測數(shù)據(jù)

用于驗證電路的測試設置如圖3所示。對精密DAC、運算放大器和HPA使用評估板。一個脈沖發(fā)生器用于模擬1.8 V邏輯信號。信號發(fā)生器連續(xù)工作,利用一個輸入帶寬高于RF頻率的RF采樣示波器測量HPA對RF信號的開啟/關(guān)閉。

圖3. 測試設置

測試所用的元器件值參見表1。

表1. 所用元器件值

實測開啟時間如圖4所示。時間標度為每格500 ns,RF信號的上升時間小于200 ns。對于測量從柵極脈沖開始到RF脈沖上升沿結(jié)束的時間的系統(tǒng),可以看到開啟時間約為300 ns,這說明系統(tǒng)分配1 μs用于發(fā)射到接收轉(zhuǎn)換會有相當可觀的裕量。

容-源-電-子-網(wǎng)-為你提供技術(shù)支持

本文地址:http://m.jssjbk.com/dz/26/15907217493800.shtml


本文標簽:


.
12下一頁尾頁
頂一下
0%
返回首頁
0
0%

------分隔線----------------------------
發(fā)表評論
請自覺遵守互聯(lián)網(wǎng)相關(guān)的政策法規(guī),嚴禁發(fā)布色情、暴力、反動的言論。
表情:
名稱: E-mail: 驗證碼: 匿名發(fā)表
發(fā)布文章,推廣自己產(chǎn)品。
熱門標簽